[첨단 헬로티] 자일링스는 비바도(Vivado) 디자인 스위트 HLx 에디션의 2017.1 버전을 발표했다. 이로써 유무선 네트워킹, 테스트 및 측정, 항공 우주 및 국방, 오토모티브, 데이터 센터 등의 광범위한 애플리케이션에서 동적 필드 업데이트가 가능하고 시스템 통합이 증가하는 부분 재구성(Partial Reconfiguration) 기술이 가능해졌다. 자일링스의 부분 재구성(Partial Reconfiguration) 기술을 통해 설계자는 링크를 재구성하고 다시 설정하지 않고도 즉시 기능을 변경할 수 있으므로 올 프로그래머블 디바이스의 유연성이 크게 향상된다. 중요한 기능이 활성화된 상태에서, 적용된 시스템의 기능들을 업데이트하고 버그를 수정하며 새로운 표준으로 옮겨갈 수 있는 기능을 제공해 시스템 업그레이드와 신뢰도가 크게 증가된다. 비아비 솔루션(Viavi Solutions)의 수석 엔지니어링 매니저 크레이그 팔머(Craig Palmer)는 “자일링스 디바이스에 부분 재구성(Partial Reconfiguration)을 사용해 FPGA의 크기를 최적화하고, 시스템 커넥티비티는 그대로 유지하면서 설계 시 여러 포트를 개별적으로 재구성할 수
자일링스는 올 프로그래머블 SoC, FPGA의 디자인과 재사용 가능한 플랫폼 개발에서 최고의 생산성을 제공하는 비바도(Vivado)® 디자인 수트 HLx 에디션을 출시한다고 밝혔다. 새로운 HLx 에디션에는 HL 시스템 에디션, HL 디자인 에디션과 HL WebPACK™ 에디션이 있다. 이 모든 HLx 에디션은 C/C++ 라이브러리, 비바도 IPI(IP Integrator), LogicCORE™ IP 서브시스템, 전체 비바도 구현 툴 수트 등 가장 생산적이고 최첨단인 C 및 IP 기반 디자인 플로우를 쉽게 활용할 수 있는 비바도 HLS(High-Level Synthesis)가 포함된다. 새로운 울트라패스트(UltraFast)™ High-Level 생산성 디자인 방법론 가이드와 함께 사용할 경우, 사용자는 기존 방식보다 10~15배 더 높은 생산성을 누릴 수 있으며, 이 HLx 에디션은 비바도 디자인 수트에서 무료로 업그레이드할 수 있다. 지난 3년 동안 첨단 기술을 보유한 자일링스 고객들은 현재 HLx 에디션에 포함된 C 및 IP 기반 디자인 기술 및 방법론을 개척해 발전시켰고, 10~15배의 잠재적인 생산성을 입증해